- A+
所属分类:法律类题库
【◆参考答案◆】:产生8分频
(2)【◆题库问题◆】:[填空题] MCS-51的中断源有外部中断0、()、外部中断1、定时器T1、串行口。
【◆参考答案◆】:定时器T0
(3)【◆题库问题◆】:[多选] MCS-51单片机外部计数脉冲输入T0(P3.4引脚),如用按钮开关产生计数脉冲,可以采取()等措施。
A.加双稳态消抖动电路
B.加单稳态消抖动电路
C.555时基电路整形
D.施密特触发器整形
E.软件延时消抖动
A.加双稳态消抖动电路
B.加单稳态消抖动电路
C.555时基电路整形
D.施密特触发器整形
E.软件延时消抖动
【◆参考答案◆】:A, B, C, D, E
(4)【◆题库问题◆】:[问答题] 怎样来实现利用串行口扩展并行输入/输出口?
【◆参考答案◆】:利用串行口在方式0时,当外接一个串入并出的移位寄存器,就可以扩展并行输出口;当外接一个并入串出的移位寄存器时,就可以扩展并行输入口。
(5)【◆题库问题◆】:[单选] 存储器24C02采用的总线形式是()。
A.SPI
B.I2C
C.CAN
D.PWM
A.SPI
B.I2C
C.CAN
D.PWM
【◆参考答案◆】:B
(6)【◆题库问题◆】:[问答题] 当单片机应用系统中数据存储器RAM地址和程序存储器EPROM地址重叠时,它们内容的读取是否会发生冲突,为什么?
【◆参考答案◆】:不会。由于80C51对ROM的读操作由PSEN控制,指令用MOVC类;对RAM读操作用RD控制,指令用MOVX。所以,尽管ROM与RAM的逻辑地址是重叠的,它们内容的读取也不会发生冲突。
(7)【◆题库问题◆】:[单选] ARM处理器响应快中断时,处理器硬件修改PC为()
A.0x00000000
B.0x00000001
C.0x00000018
D.0x0000001C
A.0x00000000
B.0x00000001
C.0x00000018
D.0x0000001C
【◆参考答案◆】:D
(8)【◆题库问题◆】:[填空题] MCS-51的数据存储器在物理上和逻辑上都分为两个地址空间:一个是(),另一个是()。
【◆参考答案◆】:片内的256字节的RAM;片外最大可扩充64K字节的RAM
(9)【◆题库问题◆】:[判断题] 指令MULAB执行前(A)=F0H,(B)=05H,执行后(A)=FH5,(B)=00H。()
A.正确
B.错误
A.正确
B.错误
【◆参考答案◆】:正确
(10)【◆题库问题◆】:[单选] 用定时器T1方式2计数,要求每计满80次,向CPU发出中断请求,TH1、TL1的初始值是()
A.256
B.156
C.176
D.8092
A.256
B.156
C.176
D.8092
【◆参考答案◆】:C